來(lái)自人體、環(huán)境甚至電子設備內部的靜電對于精密的半導體芯片會(huì )造成各種損傷,例如穿透元器件內部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結;短路正向偏置的PN結;熔化有源器件內部的焊接線(xiàn)或鋁線(xiàn)。為了消除靜電釋放(ESD)對電子設備的干擾和破壞,需要采取多種技術(shù)手段進(jìn)行防范。
在PCB板的設計當中,可以通過(guò)分層、恰當的布局布線(xiàn)和安裝實(shí)現PCB的抗ESD設計。在設計過(guò)程中,通過(guò)預測可以將絕大多數設計修改僅限于增減元器件。通過(guò)調整PCB布局布線(xiàn),能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。
盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線(xiàn)-地線(xiàn)間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的 1/10到1/100.盡量地將每一個(gè)信號層都緊靠一個(gè)電源層或地線(xiàn)層。對于頂層和底層表面都有元器件、具有很短連接線(xiàn)以及許多填充地的高密度PCB,可以考慮使用內層線(xiàn)。
對于雙面PCB來(lái)說(shuō),要采用緊密交織的電源和地柵格。電源線(xiàn)緊靠地線(xiàn),在垂直和水平線(xiàn)或填充區之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應小于13mm.確保每一個(gè)電路盡可能緊湊。
*本站所有相關(guān)知識僅供大家參考、學(xué)習之用,部分來(lái)源于互聯(lián)網(wǎng),其版權均歸原作者及網(wǎng)站所有,如無(wú)意侵犯您的權利,請與小編聯(lián)系,我們將會(huì )在第一時(shí)間核實(shí),如情況屬實(shí)會(huì )在3個(gè)工作日內刪除;如您有優(yōu)秀作品,也歡迎聯(lián)系小編在我們網(wǎng)站投稿! 7*24小時(shí)免費熱線(xiàn): 135-3081-9739
文章關(guān)鍵詞:PCB設計靜電分析,常用的放電方法有這些!PCB下一篇: PCB板主要應用在哪些方面?
掃碼快速獲取報價(jià)
135-3081-9739